特許
J-GLOBAL ID:200903020100362500

データ処理装置

発明者:
出願人/特許権者:
代理人 (1件): 玉村 静世
公報種別:公開公報
出願番号(国際出願番号):特願平7-074398
公開番号(公開出願番号):特開平8-249305
出願日: 1995年03月07日
公開日(公表日): 1996年09月27日
要約:
【要約】【目的】 マイクロコンピュータの内蔵ROMに代えて外部メモリを用い開発した動作プログラムを前記内蔵ROMにそのまま移植可能にする。【構成】 中央処理装置2とこれによってアクセス可能なROM5とが内部バスIAB,PAB,DBに結合され、中央処理装置によるアクセス動作に従って内部バス又は外部に対するバス制御を行うバスコントローラ4を備えて1チップ化されたマイクロコンピュータは、前記中央処理装置が前記記憶装置をアクセスするときに利用する前記内部バスのバス幅とアクセスステート数に関する条件を、データ処理装置の外部に対するアクセスと同一条件に変更可能とする制御回路41をバスコントローラに備える。
請求項(抜粋):
中央処理装置とこの中央処理装置によってアクセス可能な記憶装置とが内部バスに結合され、前記中央処理装置によるアクセス動作に従って内部バス又は外部に対するバス制御を行うバス制御手段を備えて同一半導体基板に形成されて成るデータ処理装置であって、前記バス制御手段は、前記中央処理装置が前記記憶装置をアクセスするときのアクセスサイクル時間に関する条件を、データ処理装置の外部に対するアクセスと同一条件に変更可能とする制御回路を備えて成るデータ処理装置。
IPC (3件):
G06F 15/78 510 ,  G06F 15/78 ,  G06F 12/06 515
FI (3件):
G06F 15/78 510 G ,  G06F 15/78 510 F ,  G06F 12/06 515 L

前のページに戻る