特許
J-GLOBAL ID:200903020304511482

チョッパインバータ比較器及びA/Dコンバータ

発明者:
出願人/特許権者:
代理人 (1件): 恩田 博宣
公報種別:公開公報
出願番号(国際出願番号):特願平7-121755
公開番号(公開出願番号):特開平8-316801
出願日: 1995年05月19日
公開日(公表日): 1996年11月29日
要約:
【要約】【目的】電源電圧変動による誤動作を防止することができるチョッパインバータ比較器を提供することを目的とする。【構成】A/Dコンバータ1の各チョッパインバータ比較器CMP1〜CMPnに設けられたインバータ回路14を構成するPMOSトランジスタTP1のソース端子と高電位側電源VDDとの間にはPMOSトランジスタTP2が接続される。そのPMOSトランジスタTP2のゲート端子には、高電位側電源VDDの電圧との差電圧が一定となるように制御された制御電圧Vc が印加され、一定の電流Ip2がインバータ回路14に供給され、インバータ回路14の論理しきい値電圧Vth1 は、その電流Ip2により一定となる。
請求項(抜粋):
チョッパインバータ比較器を構成するインバータ回路の電源端子と、該インバータ回路の駆動電源との間に接続され、該インバータ回路に一定の電流を供給する定電流素子を備えたチョッパインバータ比較器。
IPC (2件):
H03K 5/08 ,  H03M 1/34
FI (2件):
H03K 5/08 T ,  H03M 1/34

前のページに戻る