特許
J-GLOBAL ID:200903020319949506

ディレイモニタ回路

発明者:
出願人/特許権者:
代理人 (1件): 竹中 岑生 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-350974
公開番号(公開出願番号):特開2003-152089
出願日: 2001年11月16日
公開日(公表日): 2003年05月23日
要約:
【要約】【課題】 隣接配線による回路動作の影響を的確に把握できるディレイモニタ回路を得る。【解決手段】 マイクロコンピュータに内蔵されるゲートアレイに設けられたディレイモニタ回路において、ディレイモニタ回路Aの配線部分11aに隣接して所定位相の信号が印加される回路動作検証用配線回路Bの検証用配線11bを設けた。
請求項(抜粋):
マイクロコンピュータに内蔵されるゲートアレイに設けられたディレイモニタ回路において、ディレイモニタ回路の配線部分に隣接して所定位相の信号が印加される回路動作検証用配線を設けたことを特徴とするディレイモニタ回路。
IPC (4件):
H01L 21/822 ,  G01R 31/28 ,  H01L 21/82 ,  H01L 27/04
FI (3件):
H01L 27/04 T ,  G01R 31/28 V ,  H01L 21/82 T
Fターム (24件):
2G132AA02 ,  2G132AB07 ,  2G132AD07 ,  2G132AK07 ,  2G132AL11 ,  5F038CA04 ,  5F038CD09 ,  5F038DF04 ,  5F038DF06 ,  5F038DT03 ,  5F038DT04 ,  5F038DT12 ,  5F038EZ20 ,  5F064AA03 ,  5F064BB07 ,  5F064BB10 ,  5F064BB31 ,  5F064BB33 ,  5F064DD39 ,  5F064EE14 ,  5F064EE17 ,  5F064EE43 ,  5F064EE47 ,  5F064EE60

前のページに戻る