特許
J-GLOBAL ID:200903020529569080

通信機能を有するシステムLSI

発明者:
出願人/特許権者:
代理人 (1件): 土井 健二 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平10-109825
公開番号(公開出願番号):特開平11-308254
出願日: 1998年04月20日
公開日(公表日): 1999年11月05日
要約:
【要約】【課題】タイマー割込みを使用したFIFOバッファの定期的な書き込み処理を不要とし、通信エラーが発生する状況を未然に回避する。【解決手段】送信データが書込まれ、前記送信データを書込まれた順に出力するFIFOバッファと、書込み割込み信号に応答して前記送信データを前記FIFOバッファに送信するコントローラと、前記FIFOバッファの空き状態に応じて前記書込み割込み信号を生成して前記コントローラに出力し、前記書込み割込み信号の間隔が可変設定されるFIFO制御部とを有することを特徴とするLSIデバイスを提供する。
請求項(抜粋):
送信データが書込まれ、前記送信データを書込まれた順に出力するFIFOバッファと、書込み割込み信号に応答して前記送信データを前記FIFOバッファに送信するコントローラと、前記FIFOバッファの空き状態に応じて前記書込み割込み信号を生成して前記コントローラに出力し、前記書込み割込み信号の間隔が可変設定されるFIFO制御部とを有することを特徴とするLSIデバイス。
IPC (2件):
H04L 12/40 ,  H04L 13/08
FI (2件):
H04L 11/00 320 ,  H04L 13/08
引用特許:
出願人引用 (3件)
  • 特開平1-105646
  • 特開平3-015941
  • 特開平2-001673
審査官引用 (3件)
  • 特開平1-105646
  • 特開平3-015941
  • 特開平2-001673

前のページに戻る