特許
J-GLOBAL ID:200903020557060657

トライアックの駆動回路

発明者:
出願人/特許権者:
代理人 (1件): 山口 巖
公報種別:公開公報
出願番号(国際出願番号):特願平5-033791
公開番号(公開出願番号):特開平6-252730
出願日: 1993年02月24日
公開日(公表日): 1994年09月09日
要約:
【要約】【目的】電源から半波整流回路を介し供給される制御回路の入力電流がトライアックのゲートに流入しないようにする。【構成】トライアック3はその主端子T1 が負荷2を介し交流電源1の端子Uに接続され、その主端子T2 が交流電源1の端子Vに接続され、駆動回路は前記端子Uから半波整流回路4を電流が供給され、操作スイッチ6をオンすることにより駆動信号を出力する制御回路5と、この駆動信号が入力されるトランジスタ7と、その入力側がトライアック3のゲートGと主端子T2 間に、その出力側がトランジスタ7のコレクタとエミッタとの間に接続された全波整流回路8とで構成する。
請求項(抜粋):
第1の主端子が負荷を介し交流電源の一方の端子に接続され、第2の主端子がこの交流電源の他方の端子に接続されたトライアックを駆動するものであって、前記交流電源の一方の端子から半波整流回路を介し電流が供給され、操作スイッチをオンすることにより駆動信号を出力する制御回路と、この駆動信号がそのベース・エミッタに入力されるトランジスタと、その入力側が前記トライアックのゲートと第2の主端子との間に接続されその出力側が前記トランジスタのコレクタとエミッタとの間に接続された全波整流回路とからなることを特徴とするトライアックの駆動回路。
IPC (2件):
H03K 17/725 ,  H02J 1/00 309

前のページに戻る