特許
J-GLOBAL ID:200903020842118880

インターレース走査回路およびインターレース走査方法

発明者:
出願人/特許権者:
代理人 (1件): 福島 祥人
公報種別:公開公報
出願番号(国際出願番号):特願平11-271191
公開番号(公開出願番号):特開2001-094814
出願日: 1999年09月24日
公開日(公表日): 2001年04月06日
要約:
【要約】【課題】 各フレーム内で偶数本の走査線を表示する走査方式の映像信号を用いて簡単な構成でインターレース走査を実現することができるインターレース走査回路およびインターレース走査方法を提供することである。【解決手段】 映像信号変換回路1がNTSC方式の複合映像信号S1に対して走査線数を2倍にする変換を行って各フレームごとに1050本の走査線を表示する複合映像信号S2を生成して、インターレース走査回路2に出力する。インターレース走査回路2は、複合映像信号S2に対して各フレーム内で1本分の走査線に対応する信号の削除または追加を行うとともに水平走査周波数を変更することにより、第1フィールドおよび第2フィールドの各々で524.5本の走査線を表示するインターレース走査方式の複合映像信号S3を生成する。
請求項(抜粋):
各フレーム内で偶数本の走査線を表示する走査方式の第1の映像信号を入力する入力手段と、前記入力手段により入力された前記第1の映像信号に対して各フレーム内で奇数本分の走査線に対応する信号の削除または追加を行うとともに水平走査周波数を変更することにより、第1および第2のフィールドの各々で奇数本の1/2の走査線を表示するインターレース走査方式の第2の映像信号を生成する生成手段とを備えたことを特徴とするインターレース走査回路。
IPC (8件):
H04N 3/16 ,  G09G 5/00 ,  G09G 5/391 ,  G09G 5/00 550 ,  H04N 3/27 ,  H04N 3/30 ,  H04N 5/44 ,  H04N 5/66
FI (8件):
H04N 3/16 C ,  H04N 3/16 E ,  G09G 5/00 550 R ,  H04N 3/27 ,  H04N 3/30 ,  H04N 5/44 Z ,  H04N 5/66 B ,  G09G 5/00 520 V
Fターム (35件):
5C025AA28 ,  5C025AA30 ,  5C025BA27 ,  5C025BA30 ,  5C025DA01 ,  5C058AA01 ,  5C058BA04 ,  5C058BA25 ,  5C058BB04 ,  5C058BB05 ,  5C058BB11 ,  5C058BB15 ,  5C058BB17 ,  5C058BB19 ,  5C058BB23 ,  5C068AA18 ,  5C068BA02 ,  5C068BA11 ,  5C068BA23 ,  5C068EA01 ,  5C068EA07 ,  5C068HB13 ,  5C068HB15 ,  5C068HB24 ,  5C068LA20 ,  5C082AA02 ,  5C082BA12 ,  5C082BA41 ,  5C082BB15 ,  5C082BC07 ,  5C082BC19 ,  5C082CA84 ,  5C082DA55 ,  5C082DA76 ,  5C082MM10

前のページに戻る