特許
J-GLOBAL ID:200903021059333308

低電圧損失ドライバ

発明者:
出願人/特許権者:
代理人 (1件): 大日方 富雄
公報種別:公開公報
出願番号(国際出願番号):特願平6-030434
公開番号(公開出願番号):特開平7-245988
出願日: 1994年02月28日
公開日(公表日): 1995年09月19日
要約:
【要約】【目的】 ドライバの上側出力飽和電圧と下側出力飽和電圧とを両立して小さくする。【構成】 入力回路の出力電圧をトランジスタ1個分のベース・エミッタ間電圧に相当する電圧降下で出力端子に伝達させるとともに、上記入力回路の出力電圧をトランジスタのベース・エミッタ間電圧よりも小さな範囲で基準電位側にシフトさせるレベル調整回路を設ける。【効果】 バイアス回路の構成を変更することなく、H(高レベル)出力時の出力電圧とL(低レベル)出力時の出力電圧をそれぞれ最適レベルに設定することができる。
請求項(抜粋):
電源電位側から負荷を駆動する上側出力トランジスタと基準電位側から上記負荷を駆動する下側出力トランジスタとにより形成されるプッシュプル型の出力回路と、エミッタフォロワ回路を形成する第1トランジスタのエミッタを、エミッタ接地型増幅回路を形成する第2トランジスタのベースに接続するとともに、第1トランジスタのコレクタ・エミッタ間電圧と第2トランジスタのベース・エミッタ間電圧の和に相当する出力電圧を第2トランジスタのコレクタ側から出力する入力回路と、上記入力回路の出力電圧よって上記出力回路の上側出力トランジスタと下側出力トランジスタを相補駆動する上側駆動回路および下側駆動回路と、上記入力回路の出力電圧をトランジスタ1個分のベース・エミッタ間電圧に相当する電圧降下で上記出力端子に伝達する補助出力回路と、上記入力回路および上記補助出力回路の動作電源電圧をそれぞれ上記出力回路の動作電源電圧よりも高くする昇圧回路と、上記入力回路の出力電圧をトランジスタのベース・エミッタ間電圧よりも小さな範囲で基準電位側にシフトさせるレベル調整回路とを備えたことを特徴とする低電圧損失ドライバ。
IPC (2件):
H02P 7/00 101 ,  G11B 21/02
引用特許:
出願人引用 (2件)
  • 特開平2-290193
  • 特表平2-502493
審査官引用 (2件)
  • 特開平2-290193
  • 特表平2-502493

前のページに戻る