特許
J-GLOBAL ID:200903021202916182

ダイナミックヒス内蔵コンパレータ回路

発明者:
出願人/特許権者:
代理人 (1件): 宇井 正一 (外4名)
公報種別:公開公報
出願番号(国際出願番号):特願平5-319907
公開番号(公開出願番号):特開平7-174797
出願日: 1993年12月20日
公開日(公表日): 1995年07月14日
要約:
【要約】【目的】 コンパレータ回路において、ダイナミックヒスをつけることにより高周波ノイズによるチャタリングの発生を防止し、かつダイナミックヒスを作成するためのコンデンサを集積回路の外部に接続する必要をなくす。【構成】 集積回路により形成したコンパレータ回路において、差動対の少なくとも一方のトランジスタQ4のベースと出力トランジスタQ9のベースの間に、ダイナミックヒスをつけるための集積回路内に形成したコンデンサC1を接続する。入力電圧VINがスレショルドレベルVTHより大きく又は小さくなり、出力電圧が切り換わった時、コンデンサを介してスレショルドレベル又は入力電圧にダイナミックヒスがつけられる。
請求項(抜粋):
集積回路により形成したコンパレータ回路において、差動対の少なくとも一方のトランジスタのベースと、コンパレータの論理によって電位が変わるラインに、ダイナミックヒスをつけるための集積回路内に形成したコンデンサを接続したことを特徴とするダイナミックヒス内蔵コンパレータ回路。
IPC (4件):
G01R 19/165 ,  H03K 5/08 ,  H03K 17/16 ,  H03K 17/30
引用特許:
審査官引用 (5件)
全件表示

前のページに戻る