特許
J-GLOBAL ID:200903021556953662

ICカードインタフェース装置

発明者:
出願人/特許権者:
代理人 (1件): 小池 晃 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平7-335384
公開番号(公開出願番号):特開平9-179948
出願日: 1995年12月22日
公開日(公表日): 1997年07月11日
要約:
【要約】【課題】 ICカードと電子機器との間で半二重非同期通信の制御を行なうインタフェース装置において、受信データレジスタ等のハード構成を増加させることなく、ICカード側から供給されるデータを確実に受信できるようにする。【解決手段】 送受信部70で受信した受信データRXDを受信データレジスタ部41へ格納した時点で、受信データフラグ41aをセットする。受信データレジスタ部41に格納された受信データrxdがデータバスD-BUSを介して図示しないCPU側に取り込まれると、受信データフラグ41aをリセットする。再送要求生成部80は、新たなデータを受信した際に、受信データフラグ41aがセットされている場合は、パリティエラーに伴う再送要求の機能を利用した再送要求信号80aを生成し、送信バッファ部56を介して出力することで、図示しないICカード側に同一データの再送信を要求する。
請求項(抜粋):
CPUとメモリとを内蔵するICカードとこのICカードを利用する電子機器のCPUとの間に配置され、半二重非同期通信によってデータの転送を制御するICカードインタフェース装置において、電子機器側のCPUに受け渡すために受信データを一時記憶しておく受信データレジスタと、この受信データレジスタに受信データが格納されている場合は、パリティエラーに伴う再送要求を利用して同一データの再送をICカード側へ供給することで、受信データのフロー制御を行なう再送要求生成部とを備えたことを特徴とするICカードインタフェース装置。
IPC (4件):
G06K 17/00 ,  G06F 3/08 ,  G06F 11/10 320 ,  G06F 13/00 301
FI (4件):
G06K 17/00 D ,  G06F 3/08 C ,  G06F 11/10 320 D ,  G06F 13/00 301 Q

前のページに戻る