特許
J-GLOBAL ID:200903021631352092

位相判定回路

発明者:
出願人/特許権者:
代理人 (1件): 鈴木 敏明
公報種別:公開公報
出願番号(国際出願番号):特願平6-109225
公開番号(公開出願番号):特開平7-321646
出願日: 1994年05月24日
公開日(公表日): 1995年12月08日
要約:
【要約】【目的】 クロックを抽出して位相判定を行なう位相判定回路をデジタル回路によって形成することにより、回路の集積化を実現し、受信信号が複数の場合でも実装面積の縮小を図ることのできる位相判定回路を提供すること。【構成】 受信信号の1/n(nは2以上の自然数)間隔で生成されるn相のクロックで受信信号をサンプルするサンプル部1と、このサンプル部1で得られる各サンプル結果からいずれのクロック間に受信信号の変化点があるかを判別することで受信信号の位相を判定する位相判定部3と、この位相判定部の判定結果に基づいてn相のクロックの一つを選択的に導出するクロック選択部4とを具備したことを特徴とする。
請求項(抜粋):
受信信号の1/n(nは2以上の自然数)間隔で生成されるn相のクロックで前記受信信号をサンプルするサンプル部と、このサンプル部で得られる各サンプル結果からいずれのクロック間に受信信号の変化点があるかを判別することで受信信号の位相を判定する位相判定部とを具備したことを特徴とする位相判定回路。
IPC (3件):
H03L 7/085 ,  H03D 13/00 ,  H03K 5/1532
FI (2件):
H03L 7/08 A ,  H03K 5/00 E

前のページに戻る