特許
J-GLOBAL ID:200903021807672030

同期整流回路

発明者:
出願人/特許権者:
代理人 (1件): 小川 勝男
公報種別:公開公報
出願番号(国際出願番号):特願平5-223081
公開番号(公開出願番号):特開平7-079564
出願日: 1993年09月08日
公開日(公表日): 1995年03月20日
要約:
【要約】【目的】 損失が小さく、遅延が小さい同期整流回路を提供すること。【構成】 同期整流回路のスイッチ用素子のMOSFET4、5をブプレッション型MOSFETとし、基板バイアス回路101から発生される負電圧VBによってMOSFET4、5のソース・ボディ間を逆バイアスする。MOSFET4、5の温度変化によるしきい電圧変化を補正するために、基板バイアス回路101にもMOSFET11を設ける。【効果】 回路効率が高く高周波化に適した同期整流回路が得られる。
請求項(抜粋):
スイッチ用素子としてデプレッション型のMOSFETを使用して、該MOSFETのソース・ボディ間を逆バイアスすることを特徴とする同期整流回路。
IPC (2件):
H02M 3/28 ,  H02M 7/21

前のページに戻る