特許
J-GLOBAL ID:200903021978997859
高速サンプリングアーキテクチャ
発明者:
,
出願人/特許権者:
代理人 (2件):
恩田 博宣
, 恩田 誠
公報種別:公表公報
出願番号(国際出願番号):特願2007-551346
公開番号(公開出願番号):特表2008-527925
出願日: 2006年01月12日
公開日(公表日): 2008年07月24日
要約:
高速サンプリングシステム(図6)及びアナログ-デジタル変換器(620,622,624)が開示される。信号をサンプリングする方法の一の実施形態(610,620,622,624)では、アナログ信号を受信し、レートFsで第1サンプルを生成し、更に、iが1からNまで変化するような、約(360/N)*(i-1)度の位相を有する第2サブサンプル(Mビット @Fs/n)を第1サンプルに基づいてレートFs/Nで生成する。第1の実施形態では、多くとも2つの第2サブサンプラーが第1サンプラーの出力を全ての時点でトラッキングしている。第2の実施形態では、N個の第2サブサンプラーの内の1つの第2サブサンプラーのみが第1サンプラーの出力を全ての時点でトラッキングしている。第3の実施形態では更に、約((360/N)*(i-1)+180)度の相対位相を有する第3サンプルを第2サンプルに基づいてレートFs/Nで生成する。インタリーブ方式アナログ-デジタル変換を行なう方法では、対応する時間インタリーブ方式ADCが第3サンプルを受信する。
請求項(抜粋):
サンプリング回路であって、
アナログ信号を受信し、レートFsで第1サンプルを生成する第1サンプラーと、
複数のN個の第2サンプラーであって、i番目の第2サンプラーが、iが1からNまで変化するような、約(360/N)*(i-1)度の位相を有する第2サブサンプルを第1サンプルに基づいてレートFs/Nで生成する、複数のN個の第2サンプラーと、
複数のN個の第3サンプラーであって、i番目の第3サンプラーが、約((360/N)*(i-1)+180)度の位相を有する第3サブサンプルを前記第2サブサンプルに基づいてレートFs/Nで生成する、複数のN個の第3サンプラーと
を備えるサンプリング回路。
IPC (2件):
FI (2件):
Fターム (18件):
5J022AA01
, 5J022BA10
, 5J022CA07
, 5J022CA10
, 5J022CE01
, 5J500AA01
, 5J500AA25
, 5J500AC62
, 5J500AF15
, 5J500AF19
, 5J500AF20
, 5J500AH29
, 5J500AH39
, 5J500AK01
, 5J500AK05
, 5J500AK19
, 5J500AS13
, 5J500AT01
前のページに戻る