特許
J-GLOBAL ID:200903022192898438

液晶表示装置

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願平9-201250
公開番号(公開出願番号):特開平11-044891
出願日: 1997年07月28日
公開日(公表日): 1999年02月16日
要約:
【要約】【課題】 ゲートラインの数を削減して開口率を向上させ、かつCRTの場合と同等のインターレース表示を実現する。【解決手段】 多数の液晶素子がマトリクスを成して形成され、各液晶素子ごとに薄膜トランジスタ12およびコンデンサCsが設けられている。マトリクスの隣接する奇数および偶数の2つの行ごとに1本のゲートライン20が設けられ、奇数行および偶数行の薄膜トランジスタ12のゲートは同一のゲートライン20に接続されている。また、対向電極26は各行ごとに形成されている。第1および第2の電圧制御回路23、25は、コンデンサCsおよび対向電極26に対して、奇数フィールドでは偶数行の液晶素子、偶数フィールドでは奇数行の液晶素子を黒表示とする電圧を出力する。
請求項(抜粋):
液晶素子と、チャンネルの一端が前記液晶素子の透明電極に接続された薄膜トランジスタと、一端が前記透明電極に接続された電荷蓄積素子との組みをマトリクスを形成して多数配列し、前記マトリクスの列ごとに信号ラインを設けて前記列を成す前記薄膜トランジスタの前記チャンネルの他端を対応する前記信号ラインに接続し、前記薄膜トランジスタのゲート電圧を制御して前記薄膜トランジスタを通じ各液晶素子に前記信号ラインからの電圧を印加することで画像を表示する液晶表示装置において、前記マトリクスの行ごとに、前記液晶素子の前記透明電極に対向する対向電極を形成し、前記マトリクスの前記行ごとに制御ラインを設けて前記行を成す前記電荷蓄積素子の他端を対応する前記制御ラインに接続し、前記マトリクスの隣接する奇数番目と偶数番目の2つの行ごとにゲートラインを設けて、これらの行を成す前記薄膜トランジスタのゲートを対応するゲートラインに接続し、前記マトリクスの奇数番目(または偶数番目)の行を成す前記液晶素子により画像を形成するときは、前記マトリクスの奇数番目(または偶数番目)の行に対応する前記対向電極と前記制御ラインとに、前記信号ラインを通じ印加される電圧に応じた前記液晶素子の励起を可能とする電圧を印加する一方、前記マトリクスの偶数番目(または奇数番目)の行に対応する前記対向電極と前記制御ラインとには、前記信号ラインを通じ印加される電圧に係わらず前記液晶素子を特定の励起状態とする電圧を印加する電圧制御手段を備えた、ことを特徴とする液晶表示装置。
IPC (6件):
G02F 1/136 500 ,  G02F 1/133 550 ,  G09G 3/36 ,  H01L 29/786 ,  H01L 21/336 ,  H04N 5/66 102
FI (6件):
G02F 1/136 500 ,  G02F 1/133 550 ,  G09G 3/36 ,  H04N 5/66 102 B ,  H01L 29/78 612 C ,  H01L 29/78 612 Z

前のページに戻る