特許
J-GLOBAL ID:200903022241193003

クロック位相変更装置およびデジタル回路

発明者:
出願人/特許権者:
代理人 (1件): 杉信 興
公報種別:公開公報
出願番号(国際出願番号):特願平11-331760
公開番号(公開出願番号):特開2001-147736
出願日: 1999年11月22日
公開日(公表日): 2001年05月29日
要約:
【要約】【課題】 同期転送におけるホールドタイムThを確実に満足しかつセットアップタイムTsに対するマージンを大幅に向上。転送クロックの位相設定を自動的に精度良く行う。転送するデータのH/Lレベル変化の方向による遅延時間差にも対処する。【解決手段】 第1クロックRefCLKの位相を遅らせた第2クロックDCLKを発生する遅延手段1;入力クロックTCLKの位相を遅らせた参照クロックFCLKを発生する参照回路3/3a;および、参照クロックの位相の遅れ分、第2クロックの位相を進めた第3クロックTCLKを発生して前記入力クロックTCLKとして参照回路に与えると共に、位相変更クロックとして出力する進相手段2;を備えるクロック位相変更装置。
請求項(抜粋):
与えられる第1クロックの位相を遅らせた第2クロックを発生する遅延手段;位相変更量を定める参照回路;および、参照回路が定めた変更量分、第2クロックの位相を進めた第3クロックを発生して出力する進相手段;を備えるクロック位相変更装置。
IPC (4件):
G06F 1/10 ,  G06F 1/12 ,  G06F 13/42 340 ,  H03K 5/13
FI (4件):
G06F 13/42 340 A ,  H03K 5/13 ,  G06F 1/04 330 A ,  G06F 1/04 340 D
Fターム (14件):
5B077FF11 ,  5B077GG05 ,  5B077MM01 ,  5B077MM02 ,  5B079BA20 ,  5B079BB10 ,  5B079BC03 ,  5B079CC02 ,  5B079DD20 ,  5J001BB00 ,  5J001BB05 ,  5J001BB12 ,  5J001CC00 ,  5J001DD09

前のページに戻る