特許
J-GLOBAL ID:200903022472108769

入力回路

発明者:
出願人/特許権者:
代理人 (1件): 京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平4-052113
公開番号(公開出願番号):特開平5-259877
出願日: 1992年03月11日
公開日(公表日): 1993年10月08日
要約:
【要約】【目的】従来の入力回路よりも高いレベルの入力信号でも使用できる入力回路を提供することを目的とする。【構成】外部からの信号Sをソース電極に印加して、ドレイン電極から入力バッファ3に伝達するNMOSトランジスタN1 を設ける。ゲート電極を高位電源電圧VDDに固定し、更に、前記NMOSトランジスタN1 のドレイン電極と高位電源電圧VDD間にプルアップ用トランジスタP1 を設け、且つ入力許可信号Cを用いて前記プルアップ用トランジスタP1 の導通、非導通を制御することにより、入力バッファ3のPMOSトランジスタP0 及びNMOSトランジスタN0 のゲート電極に入力する信号の最高電圧レベルを高位電源電圧VDD以下に制限するとともに、信号Sの電圧レベルが入力バッファ3のしきい値に近いレベルであっても、入力バッファ3での貫通電流を減らし、しかも論理をより正しく判定するように構成する。
請求項(抜粋):
ソース電極を信号入力端子に接続し、ゲート電極を高位電源端子に接続するNチャネル型絶縁ゲート電界効果トランジスタと、前記Nチャネル型絶縁ゲート電界効果トランジスタのドレイン電極の電圧を印加する入力バッファとを有することを特徴とする入力回路。
IPC (2件):
H03K 19/0175 ,  H03K 19/0944
FI (2件):
H03K 19/00 101 K ,  H03K 19/094 A

前のページに戻る