特許
J-GLOBAL ID:200903022539181490

情報処理システムで異なるバス・アーキテクチャの間の正確かつ完全な通信を提供する方法および装置

発明者:
出願人/特許権者:
代理人 (1件): 合田 潔 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平6-109517
公開番号(公開出願番号):特開平6-348646
出願日: 1994年05月24日
公開日(公表日): 1994年12月22日
要約:
【要約】 (修正有)【目的】情報処理システム中の2つの異なるバス・アーキテクチャに接続された構成要素と周辺装置の間のデータ通信が、一方のバス・アーキテクチャに適合された装置または構成要素から異なるバス・アーキテクチャに適合された装置または構成要素へのものであるときに完全で正確なものにする方法および装置。【構成】CPUローカル・バス上で送信すべきデータが非連続データかどうかを判定し、そうである場合は該非連続データを連続データに変換してCPUローカル・バスが誤動作を起こさないようにする、CPUローカル・バスを周辺バスに接続するホスト・ブリッジ内のハードウェア論理機構を提供する。ハードウェアは同時に、アーキテクチャによって標準長のデータ文字列に制限された周辺バスと、動的バス・サイジングを可能にするCPUローカル・バスでの間のデータ転送を変換する。
請求項(抜粋):
中央演算処理装置と、前記中央演算処理装置に接続されたシステム・バスと、周辺装置をそれ自体に接続するための周辺バスと、前記システム・バス上で送信すべきデータ列が非連続データ列かどうかを検出し、前記データ列が非連続データ列の場合、前記データを前記システム・バス上で送信する前に、前記データ列を複数の連続データ列に変換しておく論理ネットワークを有する、前記システム・バスを前記周辺バスに接続するためのホスト・ブリッジとを備えることを特徴とする情報処理システム。
引用特許:
審査官引用 (3件)
  • 特開平1-091263
  • バス制御方式及びそのシステム
    公報種別:公開公報   出願番号:特願平3-162645   出願人:株式会社日立製作所
  • バス制御装置
    公報種別:公開公報   出願番号:特願平3-285804   出願人:日本電気アイシーマイコンシステム株式会社

前のページに戻る