特許
J-GLOBAL ID:200903022744391678

ヒステリシスコンパレータ

発明者:
出願人/特許権者:
代理人 (1件): 京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-330203
公開番号(公開出願番号):特開2001-148621
出願日: 1999年11月19日
公開日(公表日): 2001年05月29日
要約:
【要約】【課題】占有面積が小で製造バラツキの影響が小さくなるヒステリシスコンパレータを提供する。【解決手段】入力差動段はP型MOSトランジスタP101,P102から構成され、能動負荷はN型MOSトランジスタN103,N104並びにN型MOSトランジスタN105,N106を具備して構成され、N105のゲートと電源ラインGNDとの間に出力端子OUTからの信号により開閉動作をする第1のスイッチS121が設けられ、N106のゲートと電源ラインGNDとの間に出力端子OUTからの信号を反転させた信号により開閉動作をする第2のスイッチが設けられている。
請求項(抜粋):
能動負荷と、入力差動段とを有するヒステリシスコンパレータにおいて、前記能動負荷を流れる電流の通路をスイッチの開閉動作により定め、これにより該能動負荷の電流を制御することを特徴とするヒステリシスコンパレータ。
IPC (2件):
H03K 5/08 ,  G01R 19/165
FI (2件):
H03K 5/08 J ,  G01R 19/165 B
Fターム (14件):
2G035AA02 ,  2G035AB02 ,  2G035AC18 ,  2G035AD03 ,  2G035AD23 ,  2G035AD44 ,  2G035AD56 ,  5J039DA09 ,  5J039DB09 ,  5J039KK10 ,  5J039KK16 ,  5J039KK17 ,  5J039KK31 ,  5J039MM16
引用特許:
審査官引用 (2件)

前のページに戻る