特許
J-GLOBAL ID:200903022864823741

エラスティックストアメモリ

発明者:
出願人/特許権者:
代理人 (1件): 作田 康夫
公報種別:公開公報
出願番号(国際出願番号):特願平11-198348
公開番号(公開出願番号):特開2001-028580
出願日: 1999年07月13日
公開日(公表日): 2001年01月30日
要約:
【要約】【課題】パリティチェックでは特定周期内における“H”データの個数が偶数個か奇数個かの認識に留まる為、偶数個(例えば4個)の“H”データを含んだ入力データが書込みクロック等の欠落によって、出力データとして偶数個(例えば2個)の“H”データとなった場合、出力データが誤っていることを認識ができない。従って対向する装置に対して出力データ欠けが発生していることを通報することができない。【解決手段】本発明は、パリティチェックでは認識できない出力データ欠けの検出手段を内蔵したエラスティックストアメモリを提供する。
請求項(抜粋):
書込みリセットパルスによって初期化され、書込みクロックでカウントアップする書込みアドレスカウンタと、読出しリセットパルスによって初期化され、読出しクロックでカウントアップする読出しアドレスカウンタと、エラスティックストアメモリ入力データを書込みクロックに同期して順次該当書込みアドレスに書込み、書込まれたデータを読出しクロックに同期して順次該当読出しアドレスから読み出して出力データとするメモリからなるエラスティックストアメモリにおいて、出力データ欠けの検出手段を内部に設けたことを特徴とするエラスティックストアメモリ。
Fターム (10件):
5K047AA12 ,  5K047BB05 ,  5K047GG07 ,  5K047GG42 ,  5K047KK03 ,  5K047LL04 ,  5K047LL05 ,  5K047MM25 ,  5K047MM28 ,  5K047MM56

前のページに戻る