特許
J-GLOBAL ID:200903022944352170

PLL回路とそれを用いた信号処理装置

発明者:
出願人/特許権者:
代理人 (1件): 尾川 秀昭
公報種別:公開公報
出願番号(国際出願番号):特願平8-098108
公開番号(公開出願番号):特開平9-284129
出願日: 1996年04月19日
公開日(公表日): 1997年10月31日
要約:
【要約】【課題】 入出力信号の位相差の形成を徒らに微小な電流の電流源を用いること無く精度良くでき、且つその位相差の入力周波数に対する依存性を無くす。【解決手段】 位相比較回路7の出力信号Dにより制御されてルーフフィルタ12をチャージアップしたりチャージダウンしたりするチャージポンプ回路9aの位相比較回路7によりスイッチングされるチャージアップ電流Iupとチャージダウン電流Idownとの一方に各周期内の期間、位相差形成用電流I1を加えることにより、位相比較される入出力信号A・B間に位相差τdを形成する。位相差τdの大きさはI1の流れる期間により変化し、その期間は例えば単安定マルチバイブレータ9aの出力により規定する。
請求項(抜粋):
位相比較回路の出力信号により制御されてループフィルタをチャージアップしたりチャージダウンしたりするチャージポンプ回路のチャージアップ電流とチャージダウン電流の一方に一定周期内の期間、位相差形成用電流を加えることにより上記位相比較回路により位相比較される入出力信号の位相差を制御するようにしてなることを特徴とするPLL回路。
引用特許:
出願人引用 (1件)
  • 同期信号発生装置
    公報種別:公開公報   出願番号:特願平6-315568   出願人:日本ヒューレット・パッカード株式会社
審査官引用 (1件)
  • 同期信号発生装置
    公報種別:公開公報   出願番号:特願平6-315568   出願人:日本ヒューレット・パッカード株式会社

前のページに戻る