特許
J-GLOBAL ID:200903023304009158

定電圧回路

発明者:
出願人/特許権者:
代理人 (1件): 舘野 千惠子
公報種別:公開公報
出願番号(国際出願番号):特願2004-015724
公開番号(公開出願番号):特開2005-209007
出願日: 2004年01月23日
公開日(公表日): 2005年08月04日
要約:
【課題】 入力オフセット電圧を低減して出力電圧(Vout)を一定に保つ精度を向上させる定電圧回路を提供する。【解決手段】 電源Pの電圧、基準電圧Vref、及び出力電圧Voutに伴う差動入力を差動増幅する差動増幅回路Dampをなす差動入力トランジスタM1,M2と、差動増幅回路Dampの出力を増幅する増幅用トランジスタM6と、増幅用トランジスタM6の出力に基づき出力電圧Voutを出力する出力電圧制御用トランジスタM8と、増幅用トランジスタM6を調整する電流調整用トランジスタM7と、電流調整用トランジスタM7を安定化する安定化回路として、ゲートがバイアス電源Bpに接続されドレインが増幅用トランジスタM6に接続されソースが電流調整用トランジスタM7に接続された安定化用トランジスタM9とを備える。【選択図】 図1
請求項(抜粋):
電源からの電圧、基準電圧源からの基準電圧、及び負荷への出力電圧に伴う差動入力に基づいて差動増幅する差動増幅回路と、 前記差動増幅回路の出力電圧を増幅する増幅回路と、 前記増幅回路の出力に基づいて前記負荷へ出力電圧を出力する出力電圧制御素子と、 前記増幅回路の電流特性を調整する電流調整素子と、 前記電流調整素子の状態を安定化する安定化回路と、 を備えたことを特徴とする定電圧回路。
IPC (1件):
G05F1/56
FI (2件):
G05F1/56 310F ,  G05F1/56 310C
Fターム (9件):
5H430BB01 ,  5H430BB05 ,  5H430BB09 ,  5H430BB11 ,  5H430EE06 ,  5H430FF04 ,  5H430FF13 ,  5H430HH03 ,  5H430LA22
引用特許:
出願人引用 (4件)
全件表示
審査官引用 (4件)
全件表示

前のページに戻る