特許
J-GLOBAL ID:200903023332664412

通信インタフェース回路

発明者:
出願人/特許権者:
代理人 (1件): 須山 佐一
公報種別:公開公報
出願番号(国際出願番号):特願平4-123284
公開番号(公開出願番号):特開平5-327780
出願日: 1992年05月15日
公開日(公表日): 1993年12月10日
要約:
【要約】【目的】 BSC手順のように送信されるデータが部分的に伝送誤りの検査対象となったり伝送誤りの検査対象外とするような通信端末におけるCPUの処理負荷を軽減してリアルタイム性を向上することができる通信インタフェース回路を提供することを目的とする。【構成】 CPUからの並列データを入力して複数の送信処理を行うための複数の送信レジスタを具備し、これら複数の送信レジスタを順次シフトしながら各々異なる送信処理を施した直列データを生成して送信する。
請求項(抜粋):
CPUからの並列送信データを直列データに変換して送信する通信インタフェース回路において、前記CPUからの並列データを入力して複数の送信処理を行うための複数の送信レジスタと、これら複数の送信レジスタを順次シフトしながら各々異なる送信処理を施した直列データを生成して送信する手段とを具備することを特徴とする通信インタフェース回路。
IPC (3件):
H04L 13/10 ,  H04L 29/08 ,  H04L 29/10
FI (2件):
H04L 13/00 307 Z ,  H04L 13/00 309 C

前のページに戻る