特許
J-GLOBAL ID:200903023364346331

集積回路及び印刷装置

発明者:
出願人/特許権者:
代理人 (1件): 恩田 博宣 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-251666
公開番号(公開出願番号):特開2003-069398
出願日: 2001年08月22日
公開日(公表日): 2003年03月07日
要約:
【要約】【課題】接続先の装置ユニットのレイアウトが異なる場合であっても、その装置ユニットから延びる配線をできるだけ短い距離でピンに接続できる集積回路及び印刷装置を提供する。【解決手段】 モータユニット32と端子Aの間には、3つの論理ゲート回路40,41,42と、入出力ポート部としてのI/Oセル46とが信号線を介して接続されている。また、CPU33と端子Bとの間にも、3つの論理ゲート回路43,44,45と、入出力ポート部としてのI/Oセル47とが信号線を介して接続されている。各論理ゲート回路40〜45は、互いに並列した状態に配置された2つのAND回路48,49と、その2つのAND回路48,49の出力側に接続されたOR回路50から構成されている。各AND回路48,49は2つの入力を持ち、一方のAND回路49は2つの入力のうちの一方が否定入力となっている。そして、端子Sを電源電圧VddとGNDとの間で切換えることにより、端子Aと端子Bの配列が切換えられる。
請求項(抜粋):
異なる2以上の装置ユニットに接続される集積回路であって、前記装置ユニットに接続される複数のピンと、外部からの切換信号に基づき前記ピンのピン配列を切り換える切換手段とを備えたことを特徴とする集積回路。
Fターム (15件):
5J055AX49 ,  5J055AX66 ,  5J055BX02 ,  5J055CX27 ,  5J055DX27 ,  5J055DX44 ,  5J055DX48 ,  5J055EZ25 ,  5J055EZ29 ,  5J055EZ39 ,  5J055EZ40 ,  5J055FX05 ,  5J055FX17 ,  5J055GX01 ,  5J055GX02

前のページに戻る