特許
J-GLOBAL ID:200903023533407418
シングルバランスミキサ回路
発明者:
,
出願人/特許権者:
代理人 (1件):
京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平4-209867
公開番号(公開出願番号):特開平6-061745
出願日: 1992年08月06日
公開日(公表日): 1994年03月04日
要約:
【要約】【目的】 デュアルゲートFET(電界効果トランジスタ)を有するマイクロ波帯シングルバランスミキサ回路において、デバイスパラメータ変動による特性ばらつきを抑制し、歩留まりを向上させる。【構成】 そのソースが接地端子となる第三のFET13を設け、この第三のFET13のドレイン電極と正極性電源VDDとの間に二つの負荷抵抗器Rd1,Rd2を接続し、これら負荷抵抗器Rd1,Rd2の接続点Aからフィードバック抵抗器Rfbを介して第一及び第三のFET11、13のゲート電極に導くとともに、これらゲート電極にバイアス抵抗器Rg を介して負極性電源VGGを供給し、第一のFET11のパラメータ変動によりそのゲート電圧VgsSIG が変動したときは、第三のFET13のゲート電圧Vgs3 もこれに追随して変動するようにした。
請求項(抜粋):
第一の電界効果トランジスタの出力電極と第二の電界効果トランジスタの入力電極とを接続するとともに、該第一の電界効果トランジスタの入力電極を接地端子、第二の電界効果トランジスタの出力電極を出力端子となすデュアルゲート電界効果トランジスタを有し、第一の電界効果トランジスタのゲート電極に外部信号が入力される構成のシングルバランスミキサ回路において、その入力電極が接地端子となる第三の電界効果トランジスタと、該第三の電界効果トランジスタの出力電極と正極性電源との間に直列接続された負荷抵抗器と、この負荷抵抗器を経た前記正極性電源電力をフィードバック抵抗器を介して前記第一及び第三の電界効果トランジスタのゲート電極に導くフィードバック回路と、これらゲート電極にバイアス抵抗器を介して負極性電源を供給するバイアス回路とを設け、第一及び第三の電界効果トランジスタのゲート電極と入力電極との電位差が夫々同一値となるようにしたことを特徴とするシングルバランスミキサ回路。
IPC (2件):
前のページに戻る