特許
J-GLOBAL ID:200903023656941486

半導体集積回路装置

発明者:
出願人/特許権者:
代理人 (1件): 筒井 大和
公報種別:公開公報
出願番号(国際出願番号):特願平10-346732
公開番号(公開出願番号):特開2000-175447
出願日: 1998年12月07日
公開日(公表日): 2000年06月23日
要約:
【要約】【課題】 DC-DCコンバータに用いられるPWM波形を製造ばらつきなどの影響を受けることなく、低コストで、かつ安定した周波数で生成する。【解決手段】 コンパレータ12の出力信号と外部クロックECKとを周波数位相比較器11が周波数位相比較し、それらの進み、遅れ位相の信号をローパスフィルタ14を介して制御電流源15に出力する。制御電流源15は、ローパスフィルタ14から出力された信号が進み位相の場合には充電電流Isrc を減少させ、遅れ位相の場合には充電電流Isrc を増加させる。これら制御電流源15、コンパレータ12、周波数位相比較器11、ローパスフィルタ14から再び制御電流源15となる負帰還ループの構成により、外部クロックECKに同期したPWM波形を生成するための三角波形を発生する。
請求項(抜粋):
PWM生成用波形に基づいてPWM波形を生成するPWM制御回路が設けられた半導体集積回路装置であって、波形制御信号に基づいて静電容量素子の充放電の制御を行い、PWM生成用波形を発生する波形制御部と、前記波形制御部から出力されるPWM生成用波形と基準クロック信号との位相比較または周波数位相比較を行う位相比較部と、前記位相比較部から出力された比較結果に基づいて前記静電容量素子に充電を行う第1の定電流源と、前記静電容量素子に充電される電圧と基準電圧とを比較し、その出力信号を波形制御信号として前記波形制御部に出力する電圧比較部とよりなる波形発生手段を備えたことを特徴とする半導体集積回路装置。
Fターム (11件):
5H730AA15 ,  5H730BB43 ,  5H730BB57 ,  5H730DD04 ,  5H730EE02 ,  5H730EE07 ,  5H730FD01 ,  5H730FF03 ,  5H730FF10 ,  5H730FG05 ,  5H730FG15

前のページに戻る