特許
J-GLOBAL ID:200903023983712865

インターフェイス回路

発明者:
出願人/特許権者:
代理人 (1件): 岡田 敬
公報種別:公開公報
出願番号(国際出願番号):特願平7-195091
公開番号(公開出願番号):特開平9-044112
出願日: 1995年07月31日
公開日(公表日): 1997年02月14日
要約:
【要約】【課題】 パソコンから出力されるアナログカラー信号をA/D変換してデジタルドライバ内蔵のLCD表示装置に表示するためのインターフェイス回路において、インターフェイス回路に水平同期信号が印加されない場合に、LCDに規定範囲外の周波数の信号が印加されることによって生じるLCDの特性劣化等を防止する。【解決手段】 固定発振回路8の発振出力とパソコンからの水平同期信号AHSYNCを切り替えてPLL回路7に供給する切り替え回路10を設け、判別回路9によって水平同期信号AHSYNCが検出されなくなった場合には、その出力で切り替え回路10を制御し、固定発振回路8の出力をPLL回路7に供給する。
請求項(抜粋):
アナログ映像機器から出力される水平同期信号に基づいて、複数のタイミング信号を発生するためのインターフェイス回路であって、前記水平同期信号の存在を判別する判別回路と、所定の周波数の信号を発生する固定発振回路と、前記判別回路の判別出力によって前記水平同期信号と前記固定発振回路の発振出力信号を選択出力する切り替え回路と、該切り替え回路からの信号にロックした周波数の信号を発生するPLL回路と、該PLL回路の出力信号に基づいて複数のタイミング信号を作成するタイミング信号発生回路とを備えたインターフェイス回路。
IPC (4件):
G09G 3/18 ,  G02F 1/133 505 ,  G09G 5/18 ,  H04N 5/44
FI (4件):
G09G 3/18 ,  G02F 1/133 505 ,  G09G 5/18 ,  H04N 5/44 Z

前のページに戻る