特許
J-GLOBAL ID:200903024156949290

低い抵抗値を有するチップ抵抗器とその製造方法

発明者:
出願人/特許権者:
代理人 (3件): 石井 暁夫 ,  東野 正 ,  西 博幸
公報種別:公開公報
出願番号(国際出願番号):特願2002-177971
公開番号(公開出願番号):特開2004-022921
出願日: 2002年06月19日
公開日(公表日): 2004年01月22日
要約:
【課題】金属板にて構成した抵抗体12における裏面の中程部に凹部13を設けて、前記抵抗体における裏面のうち両端の部分を一対の接続端子電極14,15にし、この両接続端子電極に、メッキ層16,17を形成して成るチップ抵抗器11において、これをプリント基板等に対して半田付けするときに抵抗値が変化することを、高さ寸法を増大することなく、確実に低減する。【解決手段】前記抵抗体12の裏面における凹所13内を、絶縁体19にて被覆する。【選択図】 図3
請求項(抜粋):
金属板にて構成した抵抗体における裏面の中程部に凹部を設けて、前記抵抗体における裏面のうち両端の部分を一対の接続端子電極にし、この両接続端子電極に、メッキ層を形成して成るチップ抵抗器において、 前記凹所内を、絶縁体にて被覆することを特徴とする低い抵抗値を有するチップ抵抗器。
IPC (2件):
H01C3/00 ,  H01C17/00
FI (2件):
H01C3/00 Z ,  H01C17/00 Z
Fターム (6件):
5E032BA30 ,  5E032BB01 ,  5E032CA02 ,  5E032CC03 ,  5E032CC14 ,  5E032CC16
引用特許:
出願人引用 (1件) 審査官引用 (3件)

前のページに戻る