特許
J-GLOBAL ID:200903024185376569
半導体光集積回路
発明者:
,
,
,
,
,
出願人/特許権者:
代理人 (1件):
杉村 暁秀 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平3-241412
公開番号(公開出願番号):特開平5-080362
出願日: 1991年09月20日
公開日(公表日): 1993年04月02日
要約:
【要約】【目的】 光の通過経路にあまり依存せずに、光入出力の間での光損失の変動が少ない光集積回路を、損失補償用の半導体増幅器の個数をできるだけ抑えながら実現することにある。【構成】 光入力アレイ1、および同一の種類の光素子を並べた光回路アレイ(例えば光スイッチ、または光合分岐などの光回路アレイ)2が1段または複数段、および光出力アレイ3から成り、各々隣接するアレイの光回路間を光導波路4(401, 412, 423, 434, 445, 456) で接続する半導体光集積回路において、前記光回路アレイを構成する光回路のピッチ(間隔)を光入力アレイ1のピッチおよび光出力アレイ3のピッチよりも十分に小さくとるとともに、この半導体光集積回路の損失補償用の半導体増幅器5を光入力アレイまたは/および光出力アレイに設置した半導体光集積回路である。
請求項(抜粋):
光入力アレイ、および同一の種類の光素子を並べた光回路アレイが1段または複数段、および光出力アレイから成り、各々隣接するアレイの光回路間を光導波路で接続する半導体光集積回路において、前記光回路アレイを構成する光回路のピッチ(間隔)を光入力アレイのピッチおよび光出力アレイのピッチよりも十分に小さくとるとともに、この半導体光集積回路の損失補償用の半導体増幅器を光入力アレイまたは/および光出力アレイに設置したことを特徴とする半導体光集積回路。
IPC (3件):
G02F 1/313
, G02B 6/12
, H01L 27/15
前のページに戻る