特許
J-GLOBAL ID:200903024310767419

スイッチング回路

発明者:
出願人/特許権者:
代理人 (1件): 京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平4-039953
公開番号(公開出願番号):特開平5-268028
出願日: 1992年02月27日
公開日(公表日): 1993年10月15日
要約:
【要約】【目的】スイッチング回路におけるスイッチング時の不要な大電流をなくす。【構成】ソースが電源VDDに接続されたPチャンネルFETQ2と、ソースがGNDに接続されたNチャンネルFETQ3のそれぞれのゲートに抵抗R2,R3とダイオードD1,D2を並列にして制御信号を接続する。
請求項(抜粋):
スイッチングが制御される制御信号を受ける制御入力端子と、ソースを電源の一端に接続されたPチャンネルFETと、ソースを電源の他端に接続されたNチャネルFETと、前記PチャンネルFETのゲートと制御入力端子の間に接続された第1の抵抗と、カソード側を前記PチャンネルFETのゲートに接続されアノード側が前記制御入力端子に接続された第1のダイオードと、前記NチャンネルFETのゲートと制御入力端子の間に接続された第2の抵抗と、アノード側を前記NチャンネルFETのゲートに接続されたカソード側が前記制御入力端子に接続された第2のダイオードと、前記PチャンネルFETのドレインと前記NチャンネルFETのドレインとに接続されたスイッチング出力端子とを備えることを特徴とするスイッチング回路。
IPC (2件):
H03K 17/16 ,  H02M 3/00

前のページに戻る