特許
J-GLOBAL ID:200903024728434165

処理デバイスのメモリコンテンツの更新

発明者:
出願人/特許権者:
代理人 (3件): 稲葉 良幸 ,  大賀 眞司 ,  大貫 敏史
公報種別:公表公報
出願番号(国際出願番号):特願2007-549817
公開番号(公開出願番号):特表2008-527510
出願日: 2005年12月20日
公開日(公表日): 2008年07月24日
要約:
処理デバイスのメモリ内に格納されているメモリコンテンツを更新する方法であって、メモリが、複数のアドレス可能メモリブロックを備え、メモリコンテンツが、処理デバイス内に格納されている現在の完全性保護データ項目によって保護され、本方法が、更新を必要とするメモリブロックの第1の部分集合、及び前記更新によって変化しないメモリブロックの第2の部分集合を判断する工程と、並列プロセスとして、メモリブロック全体にわたって第1及び第2の完全性保護データ項目を計算する工程とを備え、第1の完全性保護データ項目が、メモリブロックの第1及び第2の部分集合の現在のメモリコンテンツ全体にわたって計算され、第2の完全性保護データ項目が、メモリブロックの第2の部分集合の現在のメモリコンテンツ及びメモリブロックの第1の部分集合の更新されたメモリブロックコンテンツ全体にわたって計算される。
請求項(抜粋):
処理デバイスのメモリ内に格納されているメモリコンテンツの少なくとも一部を更新する方法であって、前記メモリが、複数のアドレス可能メモリブロックを備え、前記メモリコンテンツが、前記処理デバイス内に格納されている現在の完全性保護データ項目によって保護され、前記方法が、 各現在のメモリブロックコンテンツから各更新されたメモリブロックコンテンツへの更新を必要とする前記複数のメモリブロックの第1の部分集合、及び前記更新によって変化しない各現在のメモリコンテンツをその中に格納している前記複数のメモリブロックの第2の部分集合を判断する工程と、 前記複数のメモリブロック全体にわたって第1及び第2の完全性保護データ項目を計算する工程であって、前記第1の完全性保護データ項目が、メモリブロックの前記第1の及び第2の部分集合の前記現在のメモリコンテンツ全体にわたって計算され、前記第2の完全性保護データ項目が、メモリブロックの前記第2の部分集合の前記現在のメモリコンテンツ及びメモリブロックの前記第1の部分集合の前記更新されたメモリブロックコンテンツ全体にわたって計算され、前記第1の及び前記第2の完全性保護データ項目を計算することが、並列プロセスとして遂行される、工程と、 メモリブロックの前記第1の部分集合の前記メモリコンテンツを更新する工程とを含む方法。
IPC (2件):
G06F 21/24 ,  G06F 21/22
FI (2件):
G06F12/14 560C ,  G06F9/06 660J
Fターム (4件):
5B017AA08 ,  5B017BA09 ,  5B017CA16 ,  5B276FB02
引用特許:
出願人引用 (1件) 審査官引用 (1件)

前のページに戻る