特許
J-GLOBAL ID:200903024775712092

増幅回路

発明者:
出願人/特許権者:
代理人 (1件): 磯村 雅俊
公報種別:公開公報
出願番号(国際出願番号):特願平7-157340
公開番号(公開出願番号):特開平9-008564
出願日: 1995年06月23日
公開日(公表日): 1997年01月10日
要約:
【要約】【目的】 増幅回路の入力容量がトランスインピーダンスの帯域に与える影響を減少させ、増幅回路の帯域を向上させる。【構成】 トランジスタQ1のエミッタを定電圧の端子V1に、コレクタを抵抗R1’を介して定電圧v2の端子に接続し、トランジスタQ1のコレクタをトランジスタQ2のベースに接続し、トランジスタQ2のコレクタを定電圧V2の端子に、エミッタを抵抗R2を介してトランジスタQ1のベースに接続し、トランジスタQ3のコレクタをトランジスタQ1のベースに、ベースを定電圧V3の端子に、エミッタを抵抗もしくは定電流源I1を介して定電圧V4の端子に接続する構成の増幅回路。
請求項(抜粋):
低インピーダンスの入力端と高インピーダンスの出力端を有する回路の上記出力端を、負帰還型増幅回路の入力端に接続し、上記回路の入力端を上記入力端子とすることを特徴とする増幅回路。
IPC (6件):
H03F 3/08 ,  H03G 3/12 ,  H04B 10/152 ,  H04B 10/142 ,  H04B 10/04 ,  H04B 10/06
FI (3件):
H03F 3/08 ,  H03G 3/12 A ,  H04B 9/00 L

前のページに戻る