特許
J-GLOBAL ID:200903024969915954
MPUのトレース装置
発明者:
出願人/特許権者:
代理人 (1件):
梶山 佶是 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平4-124217
公開番号(公開出願番号):特開平5-298146
出願日: 1992年04月17日
公開日(公表日): 1993年11月12日
要約:
【要約】【目的】ROM搭載形MPUの実行過程を直接的にトレースすることができる構成の「MPUのトレース装置」を実現する。【構成】疑似アクセス信号発生回路(90)により、メモリアクセスのタイミングを示す信号(DTACK)を、MPU(20)のアドレス信号から生成する。この信号(DTACK)をアドレス情報やデータ情報の取り込みのタイミング信号として用いることにより、メモリアクセス信号を出力しないMPUであるROM搭載形MPUについても直接的にトレース情報を収集することができる。
請求項(抜粋):
MPUのアドレス信号及びデータ信号を監視して前記MPUの処理過程についてのトレースをするMPUのトレース装置において、前記アドレス信号の示すアドレス値が変化した第1のタイミングを検出することにより、第1のタイミングが第1の遅延時間だけ遅延された第2のタイミングで、および、第1のタイミング又は第2のタイミングが第2の遅延時間だけ遅延された第3のタイミングで、信号値が反転する疑似アクセス信号を発生する疑似アクセス信号発生回路を備え、前記アドレス信号の全ビットの安定状態の時間範囲内に第2のタイミングが入るように第1の遅延時間が設定され、前記データ信号の全ビットの安定状態の時間範囲内に第3のタイミングが入るように第2の遅延時間が設定され、前記疑似アクセス信号の反転のタイミングで前記アドレス信号及びデータ信号の何れかをトレース情報として入力することを特徴とするMPUのトレース装置。
前のページに戻る