特許
J-GLOBAL ID:200903025543931177

回路パラメータ設計方法及び設計装置

発明者:
出願人/特許権者:
代理人 (1件): 後藤 洋介 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-096457
公開番号(公開出願番号):特開2000-293556
出願日: 1999年04月02日
公開日(公表日): 2000年10月20日
要約:
【要約】【課題】 製造される製品回路の性能のばらつきのみでなく、ばらつきによる損失を最小とすることをも考慮した回路パラメータ設計方法を提供すること。【解決手段】 回路パラメータを設計するにあたって、まず、製品回路の性能のばらつきに関し、分散を小さくする方向で制御パラメータを選択し、次いで、回路性能が目標とする性能を満足するようにして、且つ、ばらつきの分散が目標とする小さな値となるようにして、制御パラメータを決定する。
請求項(抜粋):
回路パラメータを設計する方法であって、製品回路の性能のばらつきに関し、分散を小さくする方向で制御パラメータを選択する第1のステップと、当該第1のステップの後に、前記回路性能が目標とする性能を満足するようにして、且つ、前記ばらつきの分散が目標とする小さな値となるようにして、制御パラメータを決定する第2のステップとを備えることを特徴とする回路パラメータ設計方法。
FI (3件):
G06F 15/60 658 V ,  G06F 15/60 612 G ,  G06F 15/60 666 V
Fターム (3件):
5B046AA08 ,  5B046BA04 ,  5B046JA04
引用特許:
審査官引用 (2件)

前のページに戻る