特許
J-GLOBAL ID:200903025898283990

プログラマブルチップセレクト

発明者:
出願人/特許権者:
代理人 (1件): 岩橋 文雄 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-050024
公開番号(公開出願番号):特開2000-250807
出願日: 1999年02月26日
公開日(公表日): 2000年09月14日
要約:
【要約】【課題】 マイクロコントローラより直接制御可能なメモリ等を効率的にアクセスするためのチップセレクト機能を実現することを目的とする。【解決手段】 それぞれのアドレス空間に対してチップセレクト端子を設定する構成にして、またその空間をアクセスするCPUを設定できる構成にした。
請求項(抜粋):
それぞれのアドレス空間を設定するために先頭アドレスと空間の大きさを示すレジスタを設け、また、そのアドレス空間を割り当てるチップセレクト端子番号を設定できるレジスタを設けたチップセレクト機能。
IPC (2件):
G06F 12/06 515 ,  G06F 12/14 310
FI (2件):
G06F 12/06 515 B ,  G06F 12/14 310 K
Fターム (7件):
5B017AA01 ,  5B017BA06 ,  5B017BB06 ,  5B017CA01 ,  5B060CD17 ,  5B060MM13 ,  5B060MM16

前のページに戻る