特許
J-GLOBAL ID:200903025918009971
画像データ処理回路
発明者:
出願人/特許権者:
代理人 (1件):
松浦 憲三
公報種別:公開公報
出願番号(国際出願番号):特願平7-336263
公開番号(公開出願番号):特開平9-181915
出願日: 1995年12月25日
公開日(公表日): 1997年07月11日
要約:
【要約】【課題】S/Nの高いシェーディングデータ、暗電流補正データ等の取得と、シェーディング補正の他に暗電流補正回路や画像データの加算平均化回路などの他の回路との共通化を可能にする。【解決手段】撮像手段の各画素に対応した複数のデータを記憶するメモリと、レジスタと、撮像手段からの画像データと前記メモリから読み出されたメモリデータと前記レジスタに設定されたデータとを加算する加算回路206、209と、前記画像データ、メモリデータを前記加算回路に出力し又は遮断するアンド回路201、205と、前記メモリデータをビットシフトさせるシフト回路203と、前記メモリデータの符号を反転/非反転させるセレクタ204と、制御手段とを備え、該制御手段は、前記アンド回路、シフト回路、セレクタ及びメモリを制御するとともに前記レジスタに適宜のデータを設定することにより、画像データを加算平均して暗電流補正データ、シェーディングデータ等を取得し、また、この暗電流補正データやシェーディングデータによる補正を行うようにしている。
請求項(抜粋):
撮像手段の各画素に対応した複数のデータを記憶するメモリと、所定のデータが設定されるレジスタと、撮像手段によって撮像した被写体を示す画像データと前記メモリから読み出されたメモリデータと前記レジスタに設定されたデータとを加算する加算回路と、前記画像データを前記加算回路に出力し又は遮断する第1のゲート回路と、前記メモリデータを前記加算回路に出力し又は遮断する第2のゲート回路と、前記メモリデータをそのまま通過させ又はnビット(nは自然数)だけシフトして1/2n にするシフト回路と、前記メモリデータの符号を反転/非反転させて出力するセレクタと、前記第1、第2のゲート回路、シフト回路、セレクタ及び前記メモリを制御するとともに前記レジスタに適宜のデータを設定する制御手段と、を備え、前記制御手段は、前記画像データをそのまま通過させ前記メモリに記憶させる第1の動作モード、前記画像データと前記メモリから読み出したメモリデータとを加算して前記メモリにオーバーライトする第2の動作モード、前記メモリから読み出したメモリデータをnビットシフトして該メモリデータを1/2n にして前記メモリに記憶させる第3の動作モード、及び前記画像データに対して前記レジスタに設定したデータを加算するとともに前記メモリデータを減算して該画像データを補正する第4の動作モードの少なくとも4つの動作モードによるデータ処理を実行することを特徴とする画像データ処理回路。
引用特許:
審査官引用 (3件)
-
特開平4-180465
-
特表平5-500444
-
特開昭54-011645
前のページに戻る