特許
J-GLOBAL ID:200903026025518866

半導体集積回路装置

発明者:
出願人/特許権者:
代理人 (1件): 筒井 大和
公報種別:公開公報
出願番号(国際出願番号):特願平11-157281
公開番号(公開出願番号):特開2000-349606
出願日: 1999年06月04日
公開日(公表日): 2000年12月15日
要約:
【要約】【課題】 製品の完成後に低コストで、かつ簡単な回路構成により、フレキシブルにタイミング調整用の遅延回路における遅延時間を変更する。【解決手段】 選択信号制御部4が所定の外部端子から入力された設定制御信号CSに基づいて選択信号I1〜I4を出力し、電源電圧選択供給部3に設けられたあるトランジスタをONさせることによって、電源電圧生成部5が生成した電圧V1〜V4から任意の電圧を選択して信号遅延部2の動作電圧として供給する。信号遅延部2は、供給される電圧が高くなるにしたがって遅延時間が短くなり、低くなると遅延時間が長くなる。よって、半導体集積回路装置の製品完成後においても、信号遅延部2の遅延時間をフレキシブルに、かつ容易に変更することができる。
請求項(抜粋):
入力された信号をある時間だけ遅延して出力する信号遅延部と、2つ以上の異なるレベルの電圧を生成する電源電圧生成部と、前記電源電圧生成部が生成した電圧を選択信号に基づいて選択し、前記信号遅延部の動作電圧として供給する電源電圧選択供給部とよりなる遅延制御手段を備えたことを特徴とする半導体集積回路装置。
Fターム (5件):
5J001AA04 ,  5J001AA05 ,  5J001BB00 ,  5J001BB12 ,  5J001DD06

前のページに戻る