特許
J-GLOBAL ID:200903026331235517

ディレイ回路

発明者:
出願人/特許権者:
代理人 (1件): 森本 義弘
公報種別:公開公報
出願番号(国際出願番号):特願2002-090102
公開番号(公開出願番号):特開2003-289242
出願日: 2002年03月28日
公開日(公表日): 2003年10月10日
要約:
【要約】【課題】 ディレイ変動を抑え、デューティ保存性を確保し、ディレイ絶対値を拡大し、デューティを精度よく可変できるディレイ回路を提供することを目的とする。【解決手段】 本発明は、電源変動に応じた電流をつくり、それをチャージ、ディスチャージ電流として使用し、コンパレータ基準電圧も電源変動に応じて変える。電源変動に応じた電流をミラー比をかえることにより、ディレイ変動を抑え、デューティ保存性を確保し、ディレイ絶対値を拡大し、デューティを精度よく可変する。
請求項(抜粋):
グローバルノードが電源の一方に接続された第1の電流ミラー回路と、グローバルノードが電源の他方に接続された第2の電流ミラー回路と、前記第1の電流ミラー回路の1次側と前記第2の電流ミラー回路の1次側の間に接続された分圧回路と、前記第1の電流ミラー回路の2次側と前記第2の電流ミラー回路の2次側の間に出力回路が直列接続された第1,第2のスイッチと、前記分圧回路の分圧電圧と前記第1,第2のスイッチの中点電位を比較するコンパレータと、前記第1,第2のスイッチの中点電位と前記電源との間に介装された容量とを設け、第1,第2のスイッチの制御ラインの一方に入力信号を印加し、他方に入力信号を反転した信号を印加し、前記コンパレータの出力からディレイ信号を出力するディレイ回路。
Fターム (8件):
5J001AA01 ,  5J001AA04 ,  5J001BB00 ,  5J001BB12 ,  5J001BB14 ,  5J001BB25 ,  5J001CC03 ,  5J001DD01

前のページに戻る