特許
J-GLOBAL ID:200903026855999182

フレーム同期回路

発明者:
出願人/特許権者:
代理人 (1件): 茂泉 修司
公報種別:公開公報
出願番号(国際出願番号):特願平9-022376
公開番号(公開出願番号):特開平10-224337
出願日: 1997年02月05日
公開日(公表日): 1998年08月21日
要約:
【要約】【課題】連続する同期信号で構成されたパラレルの同期パタンを検出することによりフレーム同期を取るフレーム同期回路に関し、回路規模を縮小する。【解決手段】同期パタンを構成している連続した同期信号のパラレル信号状態を組み替えて該同期信号を検出し、このときに該パラレル信号を並び替えて該同期パタンを検出することにより、単一のパタン検出結果での同期保護を行う。
請求項(抜粋):
連続する同期信号で構成されたパラレルの同期パタンを検出することによりフレーム同期を取るフレーム同期回路において、該同期信号をそのパラレルビット数分だけ1ビットづつずらすことにより検出する同期信号検出回路と、該同期信号が検出された状態を保持する同期保持回路と、該同期信号を同期検出が可能なパラレルビット数に変換し且つ該同期保持回路の出力信号に基づいて並び替えることにより該同期パタンを検出する同期パタン検出回路と、該同期パタン検出回路が該同期パタンを検出できたとき該同期保持回路を起動し、該同期パタンを検出できなかったとき該同期保持回路の保持状態を解除する同期保持解除回路と、該同期パタン検出回路が該同期パタンを検出できたとき該同期パタンがフレーム長の間隔で連続しているか否かによりフレーム同期の判定を行うフレーム同期判定回路と、を備えたことを特徴とするフレーム同期回路。
IPC (4件):
H04L 7/08 ,  H04J 3/06 ,  H04L 12/52 ,  H04Q 11/04
FI (4件):
H04L 7/08 A ,  H04J 3/06 A ,  H04L 11/20 103 C ,  H04Q 11/04 Z

前のページに戻る