特許
J-GLOBAL ID:200903026997980667

ボルテージフォロア回路

発明者:
出願人/特許権者:
代理人 (1件): 小池 晃 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平5-262087
公開番号(公開出願番号):特開平7-115334
出願日: 1993年10月20日
公開日(公表日): 1995年05月02日
要約:
【要約】【目的】 入出力特性のリニアリティを良好にでき、電源電圧の低電源化においても、入力信号及び出力信号のダイナミックレンジを確保できるようにする。【構成】 差動増幅回路1と出力バッファ回路2とを有し、入力信号Vinが差動増幅回路1の+側入力端子に供給され、出力バッファ回路2からの出力信号Voutが差動増幅回路1の-側入力端子に供給されるボルテージフォロア回路において、差動増幅回路1の+側入力端子と-入力端子の前段にそれぞれレベルシフト回路3a及び3bを接続して構成する。この場合、+側入力端子及び-側入力端子を、差動増幅回路1の入力部分を構成する例えばNチャネル形MOSトランジスタTr3及びTr4のゲート電極とし、少なくともレベルシフト回路3aでの入力信号Vinのレベルシフトを、入力信号VinをNチャネル形MOSトランジスタTr3のしきい値以上にして構成する。
請求項(抜粋):
差動増幅回路とバッファ回路とを有し、入力信号が上記差動増幅回路の非反転入力端子に供給され、上記バッファ回路からの出力信号が該差動増幅回路の反転入力端子に供給されるボルテージフォロア回路において、上記非反転入力端子と上記反転入力端子の前段にそれぞれレベルシフト回路が接続されていることを特徴とするボルテージフォロア回路。
IPC (3件):
H03F 3/50 ,  H03F 3/345 ,  H03F 3/45
引用特許:
審査官引用 (4件)
  • 特開昭61-148908
  • 特開昭61-065506
  • 特開昭61-148908
全件表示

前のページに戻る