特許
J-GLOBAL ID:200903027151715282

プログラムローディング装置

発明者:
出願人/特許権者:
代理人 (1件): 京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平4-099077
公開番号(公開出願番号):特開平6-103190
出願日: 1992年04月20日
公開日(公表日): 1994年04月15日
要約:
【要約】【目的】上位パネルと複数の下位パネルから構成されたプログラムローディング装置において、複数プログラムのロードを容易に行う。【構成】上位パネル1内に監視CPU11と、この監視CPUによってアクセスされ複数のプログラムを保持したメモリ12とを設ける。下位パネル2内にMAIN-CPU23,SUB-CPU26,メモリ22,25,デュアルポートメモリ21,24を設ける。監視CPU11とMAIN-CPU23の間のローディングはデュアルポートメモリ21を介し2種類のプログラムを同時に行い、MAIN-CPU23とSUB-CPU26の間でデュアルポートメモリ24を介しその内の1種類のプログラムのロードを行う。
請求項(抜粋):
装置全体を監視する監視CPUと、この監視CPUによってアクセスされ複数のプログラムを保持した第1のメモリとを備える上位パネルと、前記第1のメモリに保持された複数のプログラムのうちから前記監視CPUによって読出された第1及び第2のプログラムが書込まれる第1のデュアルポートメモリと、この第1のデュアルポートメモリを介し前記監視CPUと通信する第1のCPUと、この第1のCPUによってアクセスされ前記第1及び第2のプログラムのうちのいずれか一方が書込まれる第2のメモリと、前記第1のCPUによってアクセスされる第2のデュアルポートメモリと、この第2のデュアルポートメモリを介し前記第1のCPUと通信する第2のCPUと、この第2のCPUによってアクセスされ前記第1及び第2のプログラムのうち前記第2のメモリに書込まれなかった方のプログラムが書込まれる第3のメモリとを備える複数の下位パネルとを有することを特徴とするプログラムローディング装置。
IPC (3件):
G06F 13/00 351 ,  G06F 9/445 ,  G06F 15/16 420
FI (2件):
G06F 9/06 420 A ,  G06F 9/06 420 K

前のページに戻る