特許
J-GLOBAL ID:200903027158320836
耐故障性システム及びその故障検出方法
発明者:
,
出願人/特許権者:
代理人 (1件):
吉田 精孝
公報種別:公開公報
出願番号(国際出願番号):特願2000-198233
公開番号(公開出願番号):特開2002-014943
出願日: 2000年06月30日
公開日(公表日): 2002年01月18日
要約:
【要約】【課題】 情報処理装置に手を加える必要がなく、安価で高性能な耐故障性システム及びその故障検出方法を提供すること。【解決手段】 それぞれCPU11,21、MM12,22、クロック供給回路14,24等を備えた情報処理装置10,20の第1バス13,23に、同期化装置30の同期化回路31を接続し、CPU11,21からの要求に対応する情報をバッファ35a,35bに保持し、これらを同期化回路31により照合し、同一であれば情報処理装置10,20に故障はないと判断し、該要求に対する応答を情報処理装置10,20へ一斉に返して同期を取る。
請求項(抜粋):
それぞれ中央処理装置を有する複数の情報処理装置と、各情報処理装置を接続するとともに各情報処理装置から出される要求の同一性を照合し故障を検出する制御手段とを有する耐故障性システムであって、前記制御手段は、一の情報処理装置からの要求を保持し、他の情報処理装置からの同じ要求を待ち合わせる手段と、全ての要求が揃った場合、該要求を照合し同一性を確認する手段と、全ての要求が同一であった時は全ての情報処理装置が正常であると判断し、該要求に対する応答を各情報処理装置へ一斉に返すことによって各情報処理装置の同期を取る手段とにより構成したことを特徴とする耐故障性システム。
IPC (2件):
G06F 15/177 678
, G06F 11/18 310
FI (2件):
G06F 15/177 678 C
, G06F 11/18 310 F
Fターム (6件):
5B034AA02
, 5B034CC01
, 5B034DD06
, 5B045CC06
, 5B045JJ03
, 5B045JJ23
引用特許:
前のページに戻る