特許
J-GLOBAL ID:200903027165735286

メモリ装置

発明者:
出願人/特許権者:
代理人 (1件): 作田 康夫
公報種別:公開公報
出願番号(国際出願番号):特願2002-052619
公開番号(公開出願番号):特開2003-256266
出願日: 2002年02月28日
公開日(公表日): 2003年09月10日
要約:
【要約】【課題】データの読出しに要する時間よりもデータの書込みに要する時間が長い特性を有するメモリ装置において、データライト処理を高速化する。【解決手段】ホスト140に指定されたアドレスに格納されたデータを読出して出力するデータリード機能と、ホスト140に指定されたアドレスに、指定されたライトデータを書込むデータライト機能とを有するメモリ装置において、データライト機能実行時には、ホスト140から入力されたライトデータを第2のメモリに書き込み、ホスト140に指定されたアドレスに既に格納されているデータを第1のメモリ110から第2のメモリ120へ読み出し、2つのデータを比較し、2つのデータが一致するかどうかを判定し、2つのデータが一致した場合は、ライドデータを第1のメモリ110に書込む処理を省略する。
請求項(抜粋):
ホストに指定されたアドレスに格納されたデータを読出して出力するデータリード処理と、前記ホストに指定されたアドレスに、指定されたライトデータを書込むデータライト処理とを実行可能なメモリ装置において、前記データライト処理を実行する場合に、前記ホストに指定されたアドレスに予め格納されているデータと前記ホストに指定されたライトデータとが一致する場合は、前記2つのデータが一致しない場合に比べ、データライト処理に要する時間が短いメモリ装置。
IPC (3件):
G06F 12/00 560 ,  G06F 12/00 597 ,  G11C 16/02
FI (4件):
G06F 12/00 560 G ,  G06F 12/00 597 U ,  G11C 17/00 601 T ,  G11C 17/00 601 P
Fターム (6件):
5B025AA01 ,  5B025AD04 ,  5B025AD05 ,  5B025AD08 ,  5B025AE05 ,  5B060CB04

前のページに戻る