特許
J-GLOBAL ID:200903027256602467
回路記述合成装置
発明者:
,
出願人/特許権者:
代理人 (1件):
稲本 義雄
公報種別:公開公報
出願番号(国際出願番号):特願平3-195714
公開番号(公開出願番号):特開平5-020378
出願日: 1991年07月10日
公開日(公表日): 1993年01月29日
要約:
【要約】【目的】 予め用意するモジュールのデータ量を少なくする。【構成】 モジュール管理ファイル16にはパラメトリックなモジュールのデータが記憶されている。入力ファイル1において所定の次元パラメータを指定すると、サイズ変換ブロック14においてそのパラメータに対応する変換動作が行われる。そして、そのパラメータに対応する変換が行われた回路記述がモジュールファィル5に記憶される。
請求項(抜粋):
パラメトリックなモジュールの回路記述に関するデータの管理ファイルを記憶するモジュール管理ファイル記憶手段と、入力されたファイルによるサイズ指定に対応して前記パラメトリックなモジュールの回路記述のサイズ変換処理を行なうサイズ変換処理手段と、前記サイズ変換処理手段により処理されたモジュールの回路記述を記憶するモジュールファイル記憶手段とを備えることを特徴とする回路記述合成装置。
IPC (2件):
G06F 15/60 360
, H01L 21/82
引用特許:
前のページに戻る