特許
J-GLOBAL ID:200903027597275235

インタフェース仕様定義を記録した記憶媒体、及び接続検証方法、及び信号パタン生成方法

発明者:
出願人/特許権者:
代理人 (1件): 小川 勝男
公報種別:公開公報
出願番号(国際出願番号):特願平10-297827
公開番号(公開出願番号):特開2000-123064
出願日: 1998年10月20日
公開日(公表日): 2000年04月28日
要約:
【要約】【課題】 既設計の回路モジュール同士を接続する場合、接続のための回路の設計とその検証はマニュアルを十分に理解して行う必要があった。【解決手段】 回路モジュールの機能を記述した回路記述情報と、前記回路モジュールの前記機能に関係して前記回路モジュールの各入力端子、および各出力端子が複数の時刻に取りうる信号値の組み合わせをパターン毎に区別して識別名を付けて定義し、前記回路記述情報の前記機能を前記識別名の時系列の組み合わせで表したインタフェース情報とをコンピュータ読取り可能な記憶媒体に記録する。【効果】 インタフェースの仕様定義を回路記述情報とともに格納することにより、回路モジュール同士の接続可能性の検証や接続検証のための信号パタン生成を行うことができる。
請求項(抜粋):
回路モジュールの機能を記述した回路記述情報と、前記回路モジュールの前記機能に関係して前記回路モジュールの各入力端子、および各出力端子が複数の時刻に取りうる信号値の組み合わせをパターン毎に区別して識別名を付けて定義し、前記回路記述情報の前記機能を前記識別名の時系列の組み合わせで表したインタフェース情報とを記録したことを特徴とするコンピュータ読取り可能な記憶媒体。
IPC (2件):
G06F 17/50 ,  H01L 21/82
FI (5件):
G06F 15/60 654 K ,  G06F 15/60 660 P ,  G06F 15/60 664 Z ,  G06F 15/60 670 G ,  H01L 21/82 C
Fターム (9件):
5B046AA08 ,  5B046BA03 ,  5B046JA01 ,  5B046KA03 ,  5F064DD25 ,  5F064HH10 ,  5F064HH11 ,  5F064HH12 ,  5F064HH14
引用特許:
審査官引用 (5件)
全件表示

前のページに戻る