特許
J-GLOBAL ID:200903027649005789

半導体装置

発明者:
出願人/特許権者:
代理人 (1件): 徳若 光政
公報種別:公開公報
出願番号(国際出願番号):特願平6-332007
公開番号(公開出願番号):特開平8-167294
出願日: 1994年12月12日
公開日(公表日): 1996年06月25日
要約:
【要約】 (修正有)【目的】 共通チップをもってパッケージ外部から出力モードの切り換えが可能なシンクロナスSRAM等を実現する。【構成】 その動作が基本クロック信号に従って同期化されかつ出力信号を保持伝達する出力レジスタORを備えるシンクロナスSRAM等において、出力レジスタORの単位出力レジスタUOR0〜UORkは、マスタラッチMLTおよびスレーブラッチSLTから構成され、それらはおのおの入力クロックCKOBおよびCKOTによって独立に制御される。モード信号に従って、出力クロック信号CKOB及びCKOTを基本クロック信号をもとに形成しあるいはその論理レベルを選択的にハイレベル固定して、出力レジスタORの保持伝達形式、シンクロナスSRAMの出力モードを選択的に切り換える。
請求項(抜粋):
出力信号を保持伝達しかつその保持伝達形式が所定の外部端子又はボンディングパッドを介して入力されるモード信号に従って選択的に切り換えられる出力レジスタを具備することを特徴とする半導体装置。
IPC (4件):
G11C 11/417 ,  H01L 21/8244 ,  H01L 27/11 ,  H03K 19/0948
FI (3件):
G11C 11/34 305 ,  H01L 27/10 381 ,  H03K 19/094 B

前のページに戻る