特許
J-GLOBAL ID:200903028142601432

マイクロコンピュータ

発明者:
出願人/特許権者:
代理人 (1件): 岩橋 文雄 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-014518
公開番号(公開出願番号):特開2001-202291
出願日: 2000年01月24日
公開日(公表日): 2001年07月27日
要約:
【要約】【課題】 ROMのプリチャージ異常が発生した場合、ROMのデータの読み出しが正常に行われず、誤動作が発生してしまう。【解決手段】 ROM1からの読み出しデータ12をCLA3への供給を制御するデータ制御回路5を設け、データ制御回路5の出力の出力データ13を制御する事により誤動作を防止できるようにした。
請求項(抜粋):
ROMと前記ROMにアクセスするアドレスを発生するプログラムカウンタと読み出したデータをデコードするCLAとを含みプリチャージ信号を発生するCPUと前記ROMからの読み出しデータを前記プログラムカウンタの動作制御とともに前記CLAへのデータの供給を制御するデータ制御回路を有するマイクロコンピュータ。
IPC (2件):
G06F 12/16 310 ,  G06F 15/78 510
FI (2件):
G06F 12/16 310 G ,  G06F 15/78 510 K
Fターム (6件):
5B018GA04 ,  5B018KA12 ,  5B018NA04 ,  5B018QA14 ,  5B062AA08 ,  5B062JJ06

前のページに戻る