特許
J-GLOBAL ID:200903028336957092
ディジタルIC装置
発明者:
,
,
出願人/特許権者:
代理人 (1件):
小池 晃 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平4-285249
公開番号(公開出願番号):特開平6-112810
出願日: 1992年09月30日
公開日(公表日): 1994年04月22日
要約:
【要約】【構成】 ディジタルIC内の異なる機能ブロックである回路ブロック4A、4Bへのクロック入力端子に、発振回路10からの通常の周波数のクロックと、分周回路14で分周した通常より低い周波数のクロックとを、セレクタ13A、13Bでそれぞれ選択して供給する。セレクタ13A、13Bは、モード切換スイッチ1、2からの信号が入力されるクロック周波数コントロールロジック回路12からの信号により選択制御され、モードによっては使用しない回路ブロック側に上記通常よりも低い周波数のクロックを送るようにする。【効果】 使用しない回路ブロックの消費電力を少なくし、モードによって必要最小限の消費電力で済むようにする。
請求項(抜粋):
内部が複数の機能ブロックに分かれて構成され、所定の動作モード時に使用される第1のブロックと使用されない第2のブロックとを有するディジタルIC装置において、上記所定の動作モード時に上記第2のブロックのフリップフロップのクリア端子にクリア信号を供給することを特徴とするディジタルIC装置。
IPC (3件):
H03K 19/173 101
, H01L 27/04
, H03K 19/096
引用特許:
審査官引用 (4件)
-
特開平1-140809
-
特開昭59-062933
-
特開昭54-146926
前のページに戻る