特許
J-GLOBAL ID:200903028454247075

乱数生成装置、乱数生成方法及び乱数生成プログラム

発明者:
出願人/特許権者:
代理人 (1件): 佐藤 勝
公報種別:公開公報
出願番号(国際出願番号):特願2001-276047
公開番号(公開出願番号):特開2003-084668
出願日: 2001年09月12日
公開日(公表日): 2003年03月19日
要約:
【要約】【課題】 周期性を排除して安全性が飛躍的に向上した乱数データを生成する。【解決手段】 乱数生成装置10は、乱数生成源であるPN(Pseudo-random Number)系列を発生する2つのPN系列発生回路11,12と、乱数生成処理のタイミングを決定するタイミング発生回路13と、このタイミング発生回路13から供給された制御信号CTTに基づいて開放する2つのゲート回路14,15と、タイミング発生回路13から供給された制御信号CTTに基づいてDES暗号化処理を行うDES暗号回路16と、複数のデータを択一的に切り替え選択するスイッチSWとを備える。
請求項(抜粋):
乱数データを生成する乱数生成装置であって、所定のビット列を生成する乱数生成源と、上記乱数生成源によって生成された上記ビット列を用いて所定のブロック暗号化を施し、上記乱数データを出力する暗号化手段とを備えることを特徴とする乱数生成装置。
IPC (3件):
G09C 1/00 650 ,  G06F 7/58 ,  H04L 9/24
FI (3件):
G09C 1/00 650 B ,  G06F 7/58 B ,  H04L 9/00 657
Fターム (5件):
5J104AA18 ,  5J104FA05 ,  5J104JA13 ,  5J104NA04 ,  5J104NA23

前のページに戻る