特許
J-GLOBAL ID:200903028638996135

位相同期回路

発明者:
出願人/特許権者:
代理人 (1件): 柏谷 昭司 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平4-289773
公開番号(公開出願番号):特開平6-140927
出願日: 1992年10月28日
公開日(公表日): 1994年05月20日
要約:
【要約】【目的】 クロック再生等に用いられる位相同期回路に関し、入力信号周波数の切替えに対しても、ダンピング定数を一定に保持して、位相同期引込みを高速化する。【構成】 電圧制御発振器1の出力信号と入力信号との位相を位相比較器2により比較し、ループフィルタ3を介して電圧制御発振器1の制御電圧とする位相同期回路に於いて、ループフィルタ3を、第1,第2の電圧電流変換器4,5と、第1の電圧電流変換器4の出力電流により充放電されるコンデンサ6と、第2の電圧電流変換器5の出力電流を加える抵抗7とを備え、制御端子8からの制御信号により、第1,第2の電圧電流変換器4,5を構成する電流乗算部の入力段の制御電流と出力段の制御電流との比を、入力信号周波数の切替えに対応して切替え、ダンピング定数を変化させることなく、変換係数を切替える。
請求項(抜粋):
入力信号と電圧制御発振器(1)の出力信号との位相を位相比較器(2)により比較し、位相比較出力信号をループフィルタ(3)を介して前記電圧制御発振器(1)の制御電圧とする位相同期回路に於いて、前記ループフィルタ(3)を、前記位相比較器(2)の出力信号を加える第1の電圧電流変換器(4)と、該第1の電圧電流変換器(4)の出力信号を加える第2の電圧電流変換器(5)と、前記第1の電圧電流変換器(4)の入出力端子間に接続したコンデンサ(6)と、前記第2の電圧電流変換器(5)の出力信号を電圧に変換して前記電圧制御発振器(1)の制御電圧とする抵抗(7)とにより構成したことを特徴とする位相同期回路。
IPC (2件):
H03L 7/093 ,  H03L 7/10
FI (2件):
H03L 7/08 E ,  H03L 7/10 Z

前のページに戻る