特許
J-GLOBAL ID:200903028710208554

低ノイズカウンタ

発明者:
出願人/特許権者:
代理人 (1件): 西野 卓嗣
公報種別:公開公報
出願番号(国際出願番号):特願平3-218861
公開番号(公開出願番号):特開平5-183426
出願日: 1991年08月29日
公開日(公表日): 1993年07月23日
要約:
【要約】【目的】 カウンタ出力の変化ビットの数を一定にして、カウント動作時に発生する周期性の電源ノイズを抑圧する。【構成】 フリップフロップF0〜F(n-2)の反転出力QB及びフリップフロップF(n-1)の出力QをNANDゲートN(n-1)に入力し、そのNANDゲートN(n-1)の出力と第nビットのフリップフロップFnの反転出力QBとをXORゲートXnに入力する。このXORゲートXnの出力をフリップフロップFnのデータ入力Dに接続し、各フリップフロップF0〜F4のタイミング入力に基本クロックCLKを与えて各フリップフロップF0〜F4の出力Qからカウンタ出力Q1〜Q4を得る。
請求項(抜粋):
共通のクロックで動作する複数のフリップフロップの出力から上記クロックのクロック数に対応するカウント値を得るカウンタであって、第nビット(nは整数)に対応するフリップフロップの入力に対して、第n-1ビットより下位ビットに対応するフリップフロップの反転出力及び第n-1ビットに対応するフリップフロップの非反転出力の否定論理積と第nビットに対応するフリップフロップの反転出力との排他論理和を与えることを特徴とする低ノイズカウンタ。
IPC (4件):
H03K 21/00 ,  H03K 23/64 ,  H04N 5/06 ,  H04N 5/21
引用特許:
審査官引用 (3件)
  • 特開平3-108965
  • 特開平4-219082
  • 特開平4-223618

前のページに戻る