特許
J-GLOBAL ID:200903028773436085
データ待ち行列装置
発明者:
,
,
,
,
,
出願人/特許権者:
代理人 (1件):
高田 守 (外4名)
公報種別:公開公報
出願番号(国際出願番号):特願平6-210079
公開番号(公開出願番号):特開平8-079297
出願日: 1994年09月02日
公開日(公表日): 1996年03月22日
要約:
【要約】【目的】 セル交換装置において用いられるデータ待ち行列装置において、データ待ち行列に用いられるシフトメモリのシフト動作をできるだけ削減して消費電力の少ない回路を得る。【構成】 データ待ち行列装置内にあるキュー900の各レジスタR1,R2,R3に対してセレクタS1,S2,S3を設け外部入力200をいずれのレジスタに対しても入力可能にする。レジスタ選択部100は、データの最後尾の後にあるレジスタを選択しセレクタを切り替えることにより外部入力を任意のレジスタに入力することができる。
請求項(抜粋):
以下の要素を有するデータ待ち行列装置(a)データを出力する複数の出力線、(b)上記複数の出力線に対して共通に設けられ、入力されたデータを順にシフトして記憶するシフト記憶部、(c)上記複数の出力線の少なくともいずれか1つの出力線を宛先として保持したデータを上記シフト記憶部の任意の位置に入力して記憶させる入力部、(d)上記出力線それぞれに対して、上記シフト記憶部に記憶されたデータの中からその出力線を宛先として保持しているデータを検索して、検索されたデータをその出力線に対して出力すべきデータとして選択する検索選択手段。
IPC (5件):
H04L 12/54
, H04L 12/58
, H04L 12/28
, H04Q 3/00
, H04Q 11/04
FI (3件):
H04L 11/20 101 C
, H04L 11/20 G
, H04Q 11/04 R
引用特許:
前のページに戻る